A l'occasion de sa conférence IDF (Intel Developer Forum) qui s'est
déroulée à San Francisco du 1er au 3 mars, Intel a présenté
ses dernières technologies pour postes de travail et serveurs
dévoilant par la suite son planning pour la prochaine génération
de puces.
Côté postes de travail, le fondeur a dévoilé le Pentium D,
remplaçant du Pentium 4, équipé d'un processeur double-cur
mais dépourvu de l'hyperthreading, cette technologie simulant
deux unités de calculs virtuelles. Il sera commercialisé à
partir du second semestre soit au même moment que les nouveaux
Athlon 64 de son concurrent AMD. Dans un premier temps, les
curs des Pentium D seront fabriqués à partir d'une même souche.
D'ici
à 2006, chaque cur sera fabriqué à partir d'une souche différente,
ceci afin d'éviter qu'une erreur de gravure ne condamne un
cur à amoindrir les performances de l'autre. Le Centrino
3, nom de code Napa, supportera les processeurs double cur
Yonah annoncé pour 2006. Il supportera les réseaux sans fil 802.11
a/b/g, une solution d'économie d'énergie, la virtualisation
vanderpool (lire l'article
du 26/01/2005) et l'active management technology (AMT).
Cette dernière technologie, dévoilée lors de l'IDF, vise
à simplifier l'administration de parc et la résolution d'incident
à distance. Dans ce cadre, Intel annonce avoir signé des partenariats
avec Landesk Software, Computer Associates, Check Point et
Altiris notamment. Les puces Yonah n'intègreront pas le jeu
d'instructions 64 bits EM64T d'Intel mais profiteront d'une
finesse de gravure en 65 nanomètres au lieu des 90 nanomètres
aujourd'hui utilisé, réduisant ainsi la chaleur dégagée à
fréquence égale.
Les
plates-formes Intel jusqu'en 2007
|
Nom
de la plate-forme
|
Famille
de processeur
|
Améliorations
prévues
|
Date
prévisionnelle de sortie
|
Lyndon
|
Pentium
|
Support
de l'hyperthreading, 64 bits, virtualisation, économie
d'énergie, virtualisation et administration de
parc simplifiée
|
2005
|
Irwindale
|
Xeon
|
Support
de l'hyperthreading, 64 bits et gestion de baies dynamiques
|
2005
|
Truland
|
Xeon
MP
|
FSB
pour chaque coeur de processeur, quad-channel DDR2
|
2005/2006
|
Millington
/ Montvale
|
Itanium
|
FSB
667 Mhz
|
2005/2006
|
Averill
|
Pentium
|
65 nm,
2Mo de cache L2, sécurité Lagrande
|
2006
|
Outre ces présentations, Intel a évoqué ses prochaines sorties
serveurs. Dix autres processeurs double-cur regroupés au
sein de deux familles, Xeon et Itanium, sont ainsi prévus
jusqu'en 2007. Du côté de la famille Xeon, le processeur Dempsey
apportera aux ex-Xeon DP la virtualisation Vanderpool ainsi
qu'un bus frontal à 1 066 MHz. Le remplaçant du Dempsey, nom
de code Tulsa, sera le premier Xeon MP gravé en 65 nanomètres.
Dans la famille Itanium, les plates-formes Millington et
Montvale apportant un bus frontal à 667 MHz sont planifiés
pour fin 2005, début 2006. Enfin, l'IDF a été l'occasion pour
le fondeur de dévoiler sa boite à outils sur les processeurs
multicoeurs à destination des développeurs. Pour Pat Gelsinger,
directeur du "Digital Enterprise Group" d'Intel : "Le parallélisme
permettra aux développeurs de multiplier la vitesse des processeurs
par 10 entre 2005 et 2008".
|